|
| - 基于正弦余弦算法的NoC测试规划研究
- 作者:朱望纯;周甜;胡聪;许川佩;朱爱军; 来源期刊:电子测量与仪器学报 年卷号:2017,31(08):1178-1182
- 摘要:如何实现多约束条件下测试时间优化是目前片上网络(NoC)测试中亟待解决的问题。提出一种基于正弦余弦算法(SCA)的NoC测试规划优化方法。采用专用TAM的并行测试方法,在满足功耗、引脚约束的条件下,建立测试规划模型,对NoC进行测试。通过群
-
- 基于IBA优化变权时间Petri网的3D NoC测试规划
- 作者:胡聪;贾梦怡;许川佩;李智;朱望纯; 来源期刊:电子测量与仪器学报 年卷号:2017,31(08):1171-1177
- 摘要:为了提高三维片上网络(three dimensional network-on-chip,3D NoC)测试效率,结合3D NoC测试的特点建立了一种变权时间Petri网的测试模型,设置算法权值与变迁时延相关联,对Petri网变迁进行动态变
-
- 基于改进量子进化算法的3D NoC测试TSV优化
- 作者:许川佩;王苏妍;汪杰君; 来源期刊:电子测量与仪器学报 年卷号:2017,31(08):1162-1170
- 摘要:针对硅通孔(through-silicon-via,TSV)的生产成本高,占用面积大等问题,首先对三维片上网络(3D NoC)进行测试规划研究,将测试规划得到的最短测试时间作为约束条件,采用改进的量子进化算法优化测试占用的TSV数量,将各层
-
- 智能计算与测试技术相结合促进集成电路新技术的发展
- 作者:许川佩; 来源期刊:电子测量与仪器学报 年卷号:2017,31(08):1161
- 摘要:随着半导体工艺与电子设计技术的日臻成熟,越来越多功能各异的IP核被集成在同一电路芯片上,为有效构建片上多核系统,通过借鉴互联网的概念,提出了片上网络(network-on-chip,NoC)技术,将通信与计算分隔开,采用分组路由方式和全局异
-
- 基于HDL的多接口控制设计
- 作者:赵杰; 来源期刊:商洛学院学报 年卷号:2017,31(06):21-24
- 摘要:为解决传统接口控制方式不灵活、后期扩展性差的问题。利用EP2C5T144C8N芯片实现VGA接口控制和AD-TLC549、DA-TLC5615转换控制,采用自顶向下的设计方法,利用Verilog HDL硬件描述语言进行硬件编程,选择Quar
-
|