产业集群信息网

  • 基于寄存器传输级时钟门的低功耗设计
  • 作者:杨影;肖莹莹;    来源期刊:中国集成电路    年卷号:2017,26(08):53-57
  • 摘要:现如今,低功耗成为VLSI设计中主要考虑的因素。尤其在消费类电子产品,已经选择使用电池来供电(主要是锂电池)。由于电池设备(尤其是可充电池)的物理性质,使得电池无法做的很小,同时电池容量还要很大,因此低功耗优化设计就变得尤为重要。本文基于低

  •  
  • 应用于MEMS压力传感器的读出芯片设计
  • 作者:魏榕山;黄海舟;    来源期刊:中国集成电路    年卷号:2017,26(08):42-45+48
  • 摘要:基于斩波技术和开关电容结构,研究并设计一款用于MEMS压力传感器的低噪声、高精度读出芯片。在经典三运放结构的基础上增加了斩波开关,并在传统自调零结构上进行改进,引入一种开关电容滤波器,实现对失调电压的消除。采用SMIC 0.18μm CMO

  •  
  • 格芯助力人工智能成为现实
  • 作者:胡芃;    来源期刊:中国集成电路    年卷号:2017,26(08):13-14+39
  • 摘要:格芯(GlobalFoundries)CEO Sanjay K.Jha博士在6月30日的2017上海世界移动大会上发表演讲,重点谈到了当今半导体行业在如何进行转型,它如何改变人们之间的沟通,如何影响下一代的"势"在人为,半导体是如何创造和生

  •  
  • 独特SoC开启可穿戴未来
  • 作者:Lynnette Reese;    来源期刊:中国集成电路    年卷号:2017,26(07):69-73
  • 摘要:以前有很多可穿戴设备可能在购买后短短几个月,就被放在抽屉里积灰了。不过新一代的可穿戴产品采用了新型芯片,让连接更加流畅,同时预装了颇具吸引力的应用,可以保证不会被早早地弃用。关于可穿戴设备的报告,目前是喜忧掺半:一方面,有分析人士认为处于发

  •  
  • 基于加速度计产品的ASIC版图设计和验证
  • 作者:李侠;王浩;    来源期刊:中国集成电路    年卷号:2017,26(07):42-48+58
  • 摘要:ASIC(Application Specific Integrated Circuit),是一种为了专门目的而设计的集成电路。ASIC版图设计是把ASIC电路物理实现,称为集成电路后端设计。本文通过一款加速度计芯片设计,介绍ASIC版图设

  •  
  • 总计: 37026 篇   首 页  上一页  下一页  末 页