|
| - PCB参数对LPDDR3信号完整性的影响
- 作者:缑新科;王妮儿;任崇玉; 来源期刊:兰州理工大学学报 年卷号:2017,43(02):92-96
- 摘要:以并行总线LPDDR3(low power double data rate 3sdram)为例,结合某手机芯片分别对其数据通道(DQ)及地址通道(CA)进行建模仿真,通过眼图测量分析得到影响信号质量的最佳参数组合,最终优化印制电路板(PC
-
- 低开销片上网络容错传输机制
- 作者:林辛鑫;王君实;林水生;黄乐天; 来源期刊:电子技术应用 年卷号:2017,43(02):33-35+39
- 摘要:随着工艺的不断进步,片上网络可靠性问题越发严峻。为了平衡性能和功耗,研究者们提出了许多针对链路比特错误的传输机制,提出了一种基于纠错编码和重传方案的传输机制,在此机制中,路由器只提供对包头进行检验的检错器,并重用网络接口中的译码器对整个数据
-
- 基于片上网络的低偏转率微缓存路由器
- 作者:汪涟;朱珂;赵博; 来源期刊:计算机工程 年卷号:2017,43(02):137-143
- 摘要:片上网络通常使用输入输出缓存或交叉开关缓存存储微片以提高路由器性能,导致大量消耗片上资源并显著增加功耗。无缓存路由器被提出用于解决该问题,但存在低效率的偏转,不适用于中、高负载的网络。为此,设计一种基于方向向量路由策略的低偏转率微缓存路由器
-
- 基于2.5D封装系统的存储型计算研究
- 作者:尹颖颖;虞志益; 来源期刊:计算机工程 年卷号:2017,43(02):105-110+119
- 摘要:对于数据密集型应用,大量能量和延时消耗在计算和存储单元之间的数据传输上,造成冯·诺依曼瓶颈。在采用2.5D封装集成的系统中,这一问题依然存在。为此,提出一种新型的硬件加速方案。引入存储型计算到2.5D系统中,使片外存储具备运算的能力。将存储
-
- 基于SABL的抗DPA攻击可重构加法器设计
- 作者:钱浩宇;汪鹏君;张跃军;丁代鲁; 来源期刊:华东理工大学学报(自然科学版) 年卷号:2017,43(01):97-104
- 摘要:差分功耗分析(Differential Power Analysis,DPA)通过分析密码器件处理不同数据时的功耗差异来盗取密钥。运用具有功耗独立特性的灵敏放大型逻辑(Sense Amplifier Based Logic,SABL)设计密
-
|