产业集群信息网

  • 基于EDA仿真技术的综合网络设计方法
  • 作者:赵培聪;    来源期刊:现代雷达    年卷号:2017,39(09):57-59+71
  • 摘要:提出了基于EDA仿真技术的综合网络多层PCB设计方法。借助EDA仿真技术可以快速得到射频电路性能的计算结果,同时能够对PCB板的信号完整性、电源完整性以及电磁兼容特性做出更精确的判断。该方法对于综合网络多层PCB板的设计具有实用意义。

  •  
  • 环保型耐高温集成电路封装用导电银胶的研究
  • 作者:马红雷;    来源期刊:电镀与精饰    年卷号:2017,39(09):19-23
  • 摘要:采用E-51型环氧树脂做基体,甲基纳迪克酸酐做固化剂,1~3μm片状银粉做导电填料,2-乙基-4甲基咪唑做促进剂,按照一定的质量配比,采用混合工艺制备出了一款电学性能、力学性能、耐高温性能都很好的绿色环保型导电银胶。经过性能测试,该产品的体

  •  
  • 基于目标轮廓几何特征的电容元件定位方法
  • 作者:倪尧;鲍宇;    来源期刊:计算机工程与科学    年卷号:2017,39(08):1476-1482
  • 摘要:随着印刷电路板(PCB)生产工艺愈加复杂,电容元件的定位识别难度也随之增加。在实际生产中,为了节约成本、减少出错率,需要在焊接之前对电路板进行检测,同时为了固定电路板上元器件,一般会使用压板固定电路板。针对此种情况,提出一种复杂背景下被遮盖

  •  
  • 高性能集成锁相环中低失配电荷泵的设计
  • 作者:施展;余隽;唐祯安;蔡泓;冯冲;    来源期刊:电子与信息学报    年卷号:2017,39(06):1472-1478
  • 摘要:在分析电荷泵结构、工作原理和产生杂散机理的基础上,该文提出了一种低静态电流失配、低时序失配的高性能电荷泵。此电荷泵通过减小电荷泵开关过程中时序失配和电流失配,减小了高频锁相环中的抖动和杂散。基于中芯国际0.18μm CMOS射频工艺技术和1

  •  
  • 40 nm CMOS工艺下的低功耗容软错误锁存器
  • 作者:黄正峰;王世超;欧阳一鸣;易茂祥;梁华国...    来源期刊:电子与信息学报    年卷号:2017,39(06):1464-1471
  • 摘要:为了降低集成电路的软错误率,该文基于时间冗余的方法提出一种低功耗容忍软错误锁存器。该锁存器不但可以过滤上游组合逻辑传播过来的SET脉冲,而且对SEU完全免疫。其输出节点不会因为高能粒子轰击而进入高阻态,所以该锁存器能够适用于门控时钟电路。S

  •  
  • 总计: 37026 篇   首 页  上一页  下一页  末 页