![]() |
| 使用最精简指令的多重字节微处理器架构 |
| 发明专利 |
| 申请专利号:CN200410058230.X |
| 申请日期:2004.08.17 |
| 公开公告号:CN1737749 |
| 公开公告日:2006.02.22 |
| 主分类号:G06F9/38(2006.01 |
| 分类号:G06F9/38(2006.01)I;G06F9/42(2006.01)I;G06F7/52(2006.01)I |
| 国际申请: |
| 国际公布: |
| 申请人:易符智慧科技股份有限公司 |
| 地址:台湾省新竹市 |
| 发明设计人:陈昌江 |
| 内容摘要: 本发明涉及一种使用最精简指令的多重字节微处理器架构。主要是利用一组小于二的五次方个简单有效(efficient)却不能以其它指令合成而取代的正交性(orthogonal)指令集,及一个包含有二个堆栈(stack),包括一个使子程序可以结构化地呼叫子程序的返回堆栈(Integral return stack),和另一个可以在子程序之间方便地传递参数的参数堆栈 (Integra parameter stack),与具有二个控制信号,包括一个主时钟脉冲(Master clock signal),和一个重设信号(External reset signal) 的中央处理器(CPU),使得每一个指令都可以在一个时钟脉冲(Single clock cycle) 内完成处理工作,明显地增加指令密度和指令执行速度,并减少停留在芯片的面积及耗电量,使架构中随时可以增加许多空间以容纳新指令,以适应新增的功能及硬件装置。 |
| 详细内容请点击全文下载... |
| 全文下载 |