广东省科技图书馆 | 咨询热线:020-37656531  
     
新材料 生物技术 环境科学 海洋科学 光机电技术 电子信息技术 交流平台
 
高速动态同步随机存储的反馈时钟接口改进方法
发明专利

 
申请专利号:CN200510029302.2
申请日期:2005.09.01
公开公告号:CN1767052
公开公告日:2006.05.03
主分类号:G11C11/401(2006.
分类号:G11C11/401(2006.01)I;G11C11/4093(2006.01)I;G11C7/00(2006.01)I
国际申请:
国际公布:
申请人:上海交通大学
地址:200240上海市闵行区东川路800号
发明设计人:罗伟毅;陈 进;王 琴
 
内容摘要:一种电子技术领域的高速动态同步随机存储的反馈时钟接口改进方法。本发明应用一个标准单元库供应商提供的双向IO单元逻辑取代传统的设计方法延时器件,系统时钟是通过对经过该期间后输入到片外SDRAM的时钟输入端来实现的。系统时钟信号(SCLK)在控制器内部通过双向IO单元逻辑输出到管脚,再连接到SDRAM器件,从SDRAM读出的数据则在控制器处用SCLK采样后递交给整个微处理器系统。运用反馈时钟可以将连线时延信息反馈到芯片内部,在设计 SDRAM接口时可得到板上连线的时延信息。本发明大大减小由外部负载的复杂性给接口工作频率带来的负面影响,并且降低了SoC设计的难度。
 
详细内容请点击全文下载...
全文下载
详细地址:广东省广州市越秀区先烈中路100号 邮编:510070
版权所有:广东省科技图书馆(建议分辨率1024*768以上) 粤ICP备05059360号
互动邮箱:stlib@stlib.cn; zhangrui@stlib.cn
部门博客:http://diglib.blog.sohu.com/