![]() |
| 一种微处理器总线反相的感测机构 |
| 发明专利 |
| 申请专利号:CN200510008654.X |
| 申请日期:2005.03.01 |
| 公开公告号:CN1664800 |
| 公开公告日:2005.09.07 |
| 主分类号:G06F13/40 |
| 分类号:G06F13/40 |
| 国际申请: |
| 国际公布: |
| 申请人:威盛电子股份有限公司 |
| 地址:台湾省台北县 |
| 发明设计人:达利斯·D·贾士钦;詹姆士·R·伦德伯格 |
| 内容摘要:本发明公开了一种数据总线反相的感测机构,包含一第一存储器组件及一模拟加法器,第一存储器组件存储前一总线周期的总线位,而模拟加法器则对一目前总线周期中的总线位及前一总线周期的总线位加以比较,并提供一数据反相信号,指出总线是否有一半以上的总线位已改变状态。模拟加法器的运作如一总线状态改变感测装置,其对总线状态自一总线周期至一下一周期的改变做快速的估测。数据反相信号用选择性反相该总线位,并根据数据总线反相动作而指出总线反相,其中该反相及指出反相的动作得依x86微处理器协议。 |
| 详细内容请点击全文下载... |
| 全文下载 |