![]() |
一种突破非易失性存储器件速度瓶颈的装置 |
发明专利 |
申请专利号:CN200610036092.4 |
申请日期:2006.06.27 |
公开公告号:CN101097562 |
公开公告日:2008.01.02 |
主分类号:G06F13/40(2006.0 |
分类号:G06F13/40(2006.01)I;G06F12/08(2006.01)I |
国际申请: |
国际公布: |
申请人:深圳市中兴集成电路设计有限责任公 |
地址:518057广东省深圳市高新区科技中二路深圳软件园三栋三层 |
发明设计人:余运波;谢 华;刘 军;彭 波 |
内容摘要:一种突破非易失性存储器件速度瓶颈的装置,包括缓冲装置、指令总线以及非易失性存储器件访问总线;其中缓冲装置处于微处理器CPU和非易失性存储器件之间,指令总线连接缓冲装置和微处理器CPU,非易失性存储器件访问总线连接缓冲装置和非易失性存储器件,扩展与缓冲装置相连接的非易失性存储器件访问总线的位宽;指令总线包括状态总线、指令地址信息总线以及指令代码总线;非易失性存储器件访问总线包括非易失性存储器件地址总线和非易失性存储器件数据总线;缓冲装置包括缓冲控制器和缓冲单元,其中缓冲控制器通过控制总线来控制缓冲单元。 |
详细内容请点击全文下载... |
全文下载 |