![]() |
微处理器、处理器总线系统、及执行稀疏写入处理的方法 |
发明专利 |
申请专利号:CN200610101150.7 |
申请日期:2006.07.05 |
公开公告号:CN1892631 |
公开公告日:2007.01.10 |
主分类号:G06F13/36(2006.0 |
分类号:G06F13/36(2006.01)I |
国际申请: |
国际公布: |
申请人:威盛电子股份有限公司 |
地址:中国台湾台北县 |
发明设计人:达赖厄斯·D·加斯金斯 |
内容摘要:一种微处理器,包括处理器逻辑电路及稀疏写入逻辑电路。处理器逻辑电路标示多个地址信号以及多个请求信号,以提供地址与请求给高速缓存线存储器写入处理。稀疏写入逻辑电路在多个请求信号上提供多个稀疏存储器写入处理中的一个;以及在多个地址信号上提供多个对应的致能位。每一稀疏存储器写入处理对应多个数据粒状程度之一。如果稀疏存储器写入处理是 8个四字的四倍频高速缓存线写入,致能位可以是如下之一:字节、双倍字 (doubleword)、四倍字(quadword)、双四倍字(doubquadword)等等的致能位。一种执行稀疏写处理的方法包括为存储器写入处理提供地址和请求;标示存储器写入处理是一个被选中的稀疏写处理;为被选中的稀疏写处理标示致能信号;以及为稀疏写处理提供数据。 |
详细内容请点击全文下载... |
全文下载 |